

# TRABALHO PRATICO

## **CONVERSOR DE CODIGO MORSE**

Disciplina: CCF 251F - INTRODUÇÃO AOS SISTEMAS LÓGICOS DIGITAIS

Roniel Nunes Baborsa 3464
Pablo Miranda Batista 3482
Lucas Antonio de Souza Lima 3481
Cleidimar Lacerda dos Passos 3473

FLORESTAL – MG OUTUBRO 2018

# 1. <u>Sumário</u>

| 2. | - II       | ntroduçãontrodução                                                | 3  |
|----|------------|-------------------------------------------------------------------|----|
|    | •          |                                                                   |    |
| 3. | S          | Softwares usados                                                  | 4  |
| 4. | Е          | tapas do desenvolvimento:                                         | 4  |
| ١. |            | Tabela da Verdade                                                 | 4  |
| Ш  |            | Simplificação das equações booleanas utilizando mapas de Karnaugh | 5  |
| П  | I.         | Formas canônicas                                                  | 6  |
| Į\ | ٧.         | Mintermo e Maxtermo das saídas                                    | 7  |
| ٧  | <b>′</b> . | Circuito simplificado com portas lógicas no software Logisim      | 8  |
| 5. | li         | mplementação em Verilog                                           | 9  |
| 6. | li         | mplementação na FPGA                                              | 11 |
| 7. | C          | Conclusão:                                                        | 13 |

#### 2. Introdução

O trabalho pratico baseou-se na implementação de um codificador Morse, capaz de converter números de 0 a 9 em sinais Morse. Sendo desenvolvido usando a linguagem de descrição de hardware Verilog e GTKWave para simulações dos resultados.

Inicialmente foi utilizada tabela da verdade e mapa de Karnaugh para encontrar as funções booleanas, depois foi implementado as funções no programa Logisim para vermos se as logicas estão corretas, depois da confirmação das funções iniciamos a implementação no verilog.

# 3. Softwares usados

Foi utilizado no desenvolvimento do TP os softwares: Logisim, Icarus Verilog, GTKWave, IDE Visual Studio.

# 4. Etapas do desenvolvimento:

#### I. Tabela da Verdade

Entradas: A, B, C e D.

Saídas: X1, X2, X3 e X4.

| Α | В | С | D |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |
| 1 | 1 | 1 | 1 |

| X1 | X2 | Х3 | X4 | X5 |
|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  |
| 1  | 0  | 0  | 0  | 0  |
| 1  | 1  | 0  | 0  | 0  |
| 1  | 1  | 1  | 0  | 0  |
| 1  | 1  | 1  | 1  | 0  |
| 1  | 1  | 1  | 1  | 1  |
| 0  | 1  | 1  | 1  | 1  |
| 0  | 0  | 1  | 1  | 1  |
| 0  | 0  | 0  | 1  | 1  |
| 0  | 0  | 0  | 0  | 1  |
| X  | X  | X  | X  | X  |
| X  | X  | X  | X  | X  |
| X  | X  | X  | X  | X  |
| X  | X  | X  | X  | X  |
| X  | X  | X  | X  | X  |
| X  | X  | X  | X  | X  |

# II. Simplificação das equações booleanas utilizando mapas de Karnaugh

Mapa de Karnaugh para saída X1:



Equação X1: (BC') + (B'C) + (A'C'D)

Mapa de Karnaugh para saída X2:



Equação X2: (BC') + (CD') + (B'^C)

Mapa de Karnaugh para saída X3:

| 0 | 1 | х | 0 |
|---|---|---|---|
| 0 | 1 | х | 0 |
| 1 | 1 | х | х |
| 0 | 1 | х | х |

Equação X3: (A'B) + (CD)

Mapa de Karnaugh para saída X4:



Equação X4: B + (AD')

Mapa de Karnaugh para saída X5:



Equação X5: A + (BD) + (BC)

#### III. Formas canônicas

#### Mintermo(s):

$$X1 (A,B,C,D) = \Sigma m (1,2,3,4,5) + \Sigma d (10,11,12,13,14,15)$$

$$X2 (A,B,C,D) = \Sigma m (2,3,4,5,6) + \Sigma d (10,11,12,13,14,15)$$

$$X3 (A,B,C,D) = \Sigma m (3,4,5,6,7) + \Sigma d (10,11,12,13,14,15)$$

$$X4 (A,B,C,D) = \Sigma m (4,5,6,7,8) + \Sigma d (10,11,12,13,14,15)$$

$$X5 (A,B,C,D) = \Sigma m (5,6,7,8,9) + \Sigma d (10,11,12,13,14,15)$$

#### Maxtermo (s):

$$X1 (A,B,C,D) = \pi M (0,6,7,8,9) + \pi D (10,11,12,13,14,15)$$

$$X2 (A,B,C,D) = \pi M (0,1,7,8,9) + \pi D (10,11,12,13,14,15)$$

$$X3 (A,B,C,D) = \pi M (0,1,2,8,9) + \pi D (10,11,12,13,14,15)$$

$$X4 (A,B,C,D) = \pi M (0,1,2,3,9) + \pi D (10,11,12,13,14,15)$$

$$X5 (A,B,C,D) = \pi M (0,1,2,3,4) + \pi D (10,11,12,13,14,15)$$

#### IV. Mintermo e Maxtermo das saídas

#### Mintermo(s):

$$X1 = (A'B'C'D) + (A'B'CD') + (A'B'CD) + (A'BC'D') + (A'BC'D)$$

$$X2 = (A'B'CD') + (A'B'CD) + (A'BC'D') + (A'BC'D) + (A'BCD')$$

$$X3 = (A'B'CD) + (A'BC'D') + (A'BC'D) + (A'BCD') + (A'BCD)$$

$$X4 = (A'BC'D') + (A'BC'D) + (A'BCD') + (A'BCD) + (AB'C'D')$$

$$X5 = (A'BC'D) + (A'BCD') + (A'BCD) + (AB'C'D') + (AB'C'D)$$

#### Maxtermo(s):

$$X1 = (A'+B'+C'+D')(A'+B+C+D')(A'+B+C+D)(A+B'+C'+D')(A+B'+C'+D)$$

$$X2 = (A'+B'+C'+D')(A'+B'+C'+D)(A'+B+C+D)(A+B'+C'+D')(A+B'+C'+D)$$

$$X3 = (A'+B'+C'+D')(A'+B'+C'+D)(A'+B'+C+D')(A+B'+C'+D')(A+B'+C'+D)$$

$$X4 = (A'+B'+C'+D')(A'+B'+C'+D)(A'+B'+C+D')(A'+B'+C+D)(A+B'+C'+D)$$

$$X5 = (A'+B'+C'+D')(A'+B'+C'+D)(A'+B'+C+D')(A'+B'+C+D)(A'+B'+C+D)$$

### V. Circuito simplificado com portas lógicas no software Logisim

Utilizamos o programa Logisim para demonstrar o sistema de portas logicas tirado da tabela da verdade utilizando mapa de karnaugh. Como podemos ver foi utilizado bolhas de inversão nas entradas do ANDs para representar as negações. Nas saídas os leds vão ficar verde quando a saída for 1 e vermelho quando for 0.



#### 5. Implementação em Verilog

Na implementação em verilog utilizamos as entradas como sendo wire (fios), pois as entradas vão ser recebidas constantemente.

As saídas foram definidas como reg (registrador), pois preciso que a saída seja mantida armazenada até que o simulador a imprima na tela ou no gráfico.

O bloco Always Reset só será executado quando a entrada Reset for 1, quando isso acontecer o programa deixara todas as saídas com 0.

O bloco Always Ready só será executado quando a entrada Ready for 1 e Reset for 0, quando isso acontecer ele executara as logicas das funções booleanas.

```
module codificador (A, B, C, D, reset, ready, X1, X2, X3, X4, X5);
           input wire A, B, C, D, reset, ready;
           output reg X1, X2, X3, X4, X5;
           always @ (reset) begin
               X1 = 0;
               X2 = 0;
               X3 = 0;
               X4 = 0;
               X5 = 0;
13
           always @ (ready) begin
               if (~reset)begin
                    X1 \leftarrow (B \& \sim C) \mid | (\sim B \& C) \mid | (\sim A \& \sim C \& D);
                    X2 <= (B & ~C) || (C & ~D) || (~B & C);
                    X3 <= (~A & B) || (C & D);
                    X4 \leftarrow B \mid \mid (A \& \sim D);
                    X5 \leftarrow A \mid | (B \& D) \mid | (B \& C);
      endmodule
```

A seguir criamos um arquivo que e responsável por fazer a simulação da logica implementada no arquivo anterior.

Inicialmente chama-se o arquivo da logica e atribui onde será armazenado cada valor recebido pela logica.

Depois definimos como será feito a impressão na pront de comando utilizando os comandos display e monitor.

E para finalizar definimos quais valores seriam atribuídos as entradas em cada instante de tempo.

```
include "codificador.v"

module simulador ();
    reg A, B, C, D, reset, ready;
    wine X1, X2, X3, X4, X5;

codificador converte (.A(A), .B(B), .C(C), .D(D), .reset(reset), .ready(ready), .X1(X1), .X2(X2), .X3(X3), .X4(X4), .X5(X5));
    initial begin
    $\frac{5}{4}\text{sdimpvars} (0, \simulador);
    $\frac{7}{4}\text{sdimpvars} (0,
```

A seguir estará como ficou o gráfico de estado do projeto, utilizando GTKWave.



#### 6. Implementação na FPGA

Para desenvolver essa parte do projeto tivemos que fazer alterações no modulo de codificação, devido a conflitos que a IDE Quartus assinalou durante o debug.

```
module codificador (A, B, C, D, reset, ready, X1, X2, X3, X4, X5);

input wire A, B, C, D, reset, ready;;
output reg X1, X2, X3, X4, X5;

always @ (*) begin

if (-reset & ready)begin

if ((A & -R & C & -D) || (A & -R & C & D) || (A & B & -C & -D) || (A & B & -C & D) || (A & B & C & -D) || (A & B & C & D) || (A &
```

Para que nosso código funcionasse na FPGA tivemos que remover um dos dois Always existentes e integrar sua lógica dentro do outro, pois a FPGA só aceita ter um Always rodando ao mesmo tempo. E para que ficasse mais bem feito implementamos um if que impede que a FPGA represente as entradas a partir de 10, pois nosso projeto está voltado em codificar números de 0 a 9 em código Morse.



Para fazer a simulação estamos utilizando os switches 17, 16, 15 e 14 para receber o valor de entrada, os switches 1 e 0 para receber o valor do reset e ready. Para representar o resultado da codificação estamos usando os Led's vermelhos 17, 16, 15, 14 e 13.

# 7. Conclusão:

Este trabalho foi muito importante para nosso conhecimento a compreensão do tema, pois permitiu-nos a melhorar competências de trabalho em equipe, organização e forçou o aprendizado da linguagem de descrição de hardware (Verilog) além da utilização de softwares de simulação e na FPGA.